曙海教育集团论坛嵌入式硬件开发专区Allegro Cadence PCB设计 → 回复帖子

  回复帖子
用户名:   *您没有注册?
密码:   *忘记论坛密码?    标题采用“回复:XXX....”
主题标题:  *不得超过 200 个汉字
当前心情
上一页 发帖表情 下一页
内容
高级设置: 签名: 回帖通知:
 

主题新回顾(发布时间:2010-11-30 10:32:11)
--  作者:wangxinxin
--  Cadence的Allegro系统互联设计平台有助提高PCB工程效率

Cadence设计系统公司最新推出Cadence Allegro系统互联设计平台,此平台具有缩短PCB设计周期,显著提高生产效率的特点。

Allegro平台15.2版的推出使约束驱动式PCB设计又上了一个新的台阶并且促使多种类型新产品的问市以迎接不断增多的集成芯片(IC)封装和千兆赫兹信号的设计挑战。该平台引进了创新的协同设计和数据库数据管理方案。

通过Allegro 平台产品进行新约束设计,能够记录在IC封装和通道中固有的关键信号延时,并能帮助设计师花费最短的时间连接封装数据库或手动记录这些关键信号的延时,从而使工程师能够在设计过程中更加灵活地提高设计的精确度。

Allegro Design Entry HDL是自新款Allegro平台推出之后的主要产品,它负责在设计输入整个过程中对相同扩展网络的生成和仿真提供前端的支持。通过改进页面管理操作以及应用改进的跨信号网约束设计, 本新产品大大地提高了工作效率。

Allegro新版平台的的推出还为它的Allegro PCB Editor、Allegro PCB SI和Allegro Constraint Manager增添了新的特性和技术。Allegro PCB Editor增加了UNDO/REDO功能及互动布线调节功能,能够提供实时反馈信息;Allegro PCB SI在性能上做了许多改进,以更加便于使用,支持IBIS 4.0,与3D场提取器整合后可用于封装设计以及具有缩短布局后验证时间的新功能;在Allegro Constraint Manager使用了新的属性工作清单,改进了使用性能之后,工作效率有了显著的提高。